概述:TAS5719是一款15W高效数字音频功率放大器,用于驱动立体声桥接扬声器。 一个串行数据输入允许处理多达两个离散音频通道并无缝集成到大多数数字音频处理器和MPEG解码器。 TAS5719接受广泛的输入数据和数据速率,完全可编程的数据路径将这些通道路由到内部扬声器驱动器。TAS5719 是一款仅从设备,可从外部源接收所有时钟。 TAS5719 在 384kHz 和 352KHz 切换速率之间的 PWM 载波上运行,具体取决于输入采样率。 过采样与四阶噪声整形器相结合,可提供平坦的本底噪声和 20 Hz 至 20 kHz 的出色动态范围。
一、TAS5719功能和特性
* 音频输入/输出
* TAS5719 支持 2×15 W 输出
* 宽 PVDD 范围,4.5V 至 26V
* 高效的 D 类操作消除了对散热器的需求
* 仅需要 3.3 V 和 PVDD
* 一个串行音频输入(两个音频通道)
* 通过 PIN 选择 I2C 地址(片选)
* 支持 8kHz 至 48kHz 采样率 (LJ/RJ/I2S)
* 外部耳机放大器关断信号
* 集成无 CAP 耳机放大器
* 立体声耳机(立体声 2V RMS 线路驱动器)输出
* 音频/PWM 处理
* 具有 24-dB 静音的独立通道音量控制
* 可编程两段动态范围控制
* 14 个用于扬声器 EQ 的可编程 Biquad
* DRC 滤波器的可编程系数
* 隔直滤波器
* 0.125-dB 精细音量支持
二、TAS5719引脚功能
引脚名称 | 管脚号 | 引脚功能 |
AGND | 30 | 功率级的模拟地 |
A_SEL | 14 | 该引脚在 RESET 的上升沿被监控。值为 0 使 I2C 开发地址 0x54,值为 1 使其成为 0x56。 |
AVDD | 13 | 3.3V 模拟电源 |
AVSS | 9 | 模拟 3.3V 电源接地 |
BST_A | 45 | 用于半桥 A 的高端自举电源 |
BST_B | 41 | 半桥 B 的高端自举电源 |
BST_C | 40 | 用于半桥 C 的高端自举电源 |
BST_D | 36 | 用于半桥 D 的高端自举电源 |
CPN | 6 | 电荷泵飞电容负极接法 |
CPP | 7 | 电荷泵飞电容正极连接 |
DVDD | 27 | 3.3V 数字电源 |
DVSS | 28 | 数字地 |
DVSSO | 17 | 振荡器接地 |
GND | 29 | 功率级的模拟地 |
GVDD_OUT | 34 | 栅极驱动内部稳压器输出 |
HPL_IN | 1 | 耳机左输入(单端,模拟输入) |
HPL_OUT | 2 | 耳机左输出(单端,模拟输出) |
HP_PWML | 48 | PWM左声道耳机输出 |
HP_PWMR | 47 | PWM右声道耳机输出 |
HPR_IN | 4 | 耳机右输入(单端,模拟输入) |
HPR_OUT | 3 | 耳机右输出(单端,模拟输出) |
HP_SD | 33 | 耳机关机(低电平有效) |
HPVDD | 8 | 耳机供应 |
HPVSS | 5 | 耳机接地 |
LRCLK | 20 | 输入串行音频数据左/右时钟(采样率时钟) |
MCLK | 15 | 主时钟输入 |
OSC_RES | 16 | 振荡器微调电阻。将一个 18kΩ1% 的电阻器连接到 DVSSO。 |
OUT_A | 44 | 输出,半桥 A |
OUT_B | 42 | 输出,半桥 B |
OUT_C | 39 | 输出,半桥 C |
OUT_D | 37 | 输出,半桥 D |
PDN | 19 | 掉电,低电平有效。 PDN 通过关闭噪声整形器并启动 PWM 停止序列来为设备断电做好准备。 |
PGND_AB | 43 | 半桥 A 和 B 的电源地 |
PGND_CD | 38 | 半桥 C 和 D 的电源地 |
PLL_FLTM | 10 | PLL负环路滤波器端子 |
PLL_FLTP | 11 | PLL 正环路滤波器端子 |
PVDD_AB | 46 | 半桥输出 A 的电源输入 |
PVDD_CD | 35 | 半桥输出 C 的电源输入 |
RESET | 25 | 复位,低电平有效。通过向该引脚施加逻辑低电平来生成系统复位。 RESET 是一个异步控制信号,用于将 DAP 恢复到默认状态,并将 PWM 置于硬静音(高阻抗)状态。 |
SCL | 24 | I2C 串行控制时钟输入 |
SCLK | 21 | 串行音频数据时钟(移位时钟)。 SCLK 是串行音频端口输入数据位时钟。 |
SDA | 23 | I2C 串行控制数据接口输入/输出 |
SDIN | 22 | 串行音频数据输入。 SDIN 支持三种离散(立体声)数据格式。 |
SSTIMER | 32 | 控制 OUT_X 的斜坡时间以最小化爆音。将该引脚悬空用于 BD 模式。在 AD 模式下需要 2.2 nF 到 GND 的电容。电容器决定斜坡时间。 |
STEST | 26 | 工厂测试引脚。直接连接到 DVSS。 |
VR_ANA | 12 | 内部调节的 1.8V 模拟电源电压。该引脚不得用于为外部设备供电。 |
VR_DIG | 18 | 内部调节的 1.8V 数字电源电压。该引脚不得用于为外部设备供电。 |
VREG | 31 | 数字稳压器输出。 不用于为外部电路供电。 |
三、TAS5719内部方框图
四、TAS5719典型应用电路
网友评论