概述:KS88C4504是三星半导体公司生产的一款单片微处理器。 它分别为四面80脚QFP和TQFP两种封装,它是由外部数据、地址单元;外部界面单元;I/O与中断控制器﹑具有看门狗功能的基本定时单元;SAM87中央处理单元;1040字节的存储单元;A/D转换单元;4K只读存储单元;一个带内部定时与PWM模式的8bit定时、计数器单元;五个可编程的I/O断口等组成。
二、中文引脚功能解释
引脚 | 引脚功能 |
1、2 | 1脚是PM(Program Memory) 缩写,2脚是DM(Date Memory)缩写,我们程序现共128K,64K为程序空间,64K为数据空间。定义是这样:当指令是从内部的ROM提取或到访问数据存储器空间时,PM输出高电平,当外部的程序空间被访问时,PM输出低电平。当指令被提取或外部的程序空间被访问,DM输出高电平,当访问外部的数据存储器空间则DM输出低电平。 |
3 | RD读信号,RD决定对外部存储器操作时数据传输的方向,它接在外部存储块27C020的OE输出允许端。 |
4 | Write当外部的程序空间和数据空间进行写操作时,此信号为低电平。 |
5 | VLD(Voltage Level Detector)电平自动检测,防止电压有变化,有误操作。我们以CPU的5V供电为例,当5脚电压低于3.5V时,系统就自动复位,其对电压的灵敏度就是对CPU 5V的分压电阻来定,我们是直接接到CPU的供电。 |
6 | 悬空。 |
7 | Mait等待信号,当CPU在6脚收到一个低电平时,系统的RD、WR就会延长一个周期,对此脚的电平检测,是每一个时钟周期就检测一次。 |
8 | PWR CNTL电源控制,低电平时开电源,高电平待机。 |
9、10、11 | 这三个都是系统使用CPU内置的片选脚。CPU需要并口和某一个芯片通用,必须选中该芯片,一般都是低电平选中,产生该低电平信号是通过对地址的逻辑操作来产生,而此CPU其内置逻辑处理,所以外面的硬件、非门、或非门都不需要。 |
12 | 电源。 |
13 | 地。 |
14、15 | 外接10MHz晶振,CPU的振荡范围为4MHz到25MHz。 |
16 | EA 当用外部的Flash时,此脚接5V;当用内部的存储空间时,此脚接0V。 |
17 | TOGGLE。 |
18 | VGA OVL 控制VGA状态时,VGA的RGB和OSD的RGB交替使用控制脚。 |
19 | CPU的复位脚,原来的复位电路是撋仙財复位,即电源VCC通过电阻对电容充电产生复位信号。现在的电路加了一个专门的复位三极管1813,它的作用是在电源上电150ms以后,输出一复位信号,1813可以防止当上电电压还不稳时,CPU复位不正常。 |
20 | HV SEL作用:H V选择,就是TV/AV/SV/YCbCr时输给P135的HV由DPTV输出,当VGA时输给P135的行场是由VGA端口输入而来。可参看74HC4052(U9),它就执行了此功能,它是两路四选一电子开关。 |
21 | 没用。 |
22 | VBRI是一个PWM脉冲,用于调整背光条的亮度。 |
23 | 没用 。 |
24、25、39、40 | 都是地址扩展用的,因为这个CPU它最多只能外挂64K存储器,这对我们来说是不够的,所以要扩展到256K,需要加两根地址线。如74HC244它就是用来地址扩展,S0、S1是访问数据空间的地址扩展,P15、P16是访问程序空间的地址扩展。74HC244是一个同相的缓冲器,共分两路各自独立,每一路有一个使能控制端,且每一路有四个缓冲器,这里提一个当输出使能端为低电平时输出有效,当使能端为高电平时,其输出是一个高阻状态,所以图上的A16、A17都是74HC244的两路输出连在一起,不会有影响。 |
26 | POS VS VGA的 场输入。 |
27 | Write Protect是24C16的写保护,当对24C16读写操作时,此脚置低(地)。正常时此脚为高电平。防止误操作时破坏24C16的数据。 |
28 | POS HS VGA的 行输入。 |
29 | SYNC SEPARATOR 同步信号输入,由LM1881输出,用于CPU来判断有无同步信号。 |
30 | P RST 是DPTV的复位脚,在传各参数给DPTV之前一定要先对DPTV复位。 |
31 | P135 RST 是CPU对PP135的复位信号,是上升沿复位,正常工作时为高电平。 |
32 | BL ON OFF 控制背光条开关,5V背光条亮,0V背光条关,待机时背光条是关的,所以此脚为0V。 |
33 | LCD POWER CONTOL 控制给液晶屏5V供电。 |
34、36 | 没用。 |
35 | REMOTE遥控信号输入,是一个中断口,一有脉冲就产生中断,我们用的是Philiph Rc5编码。 |
36、37 | 36脚是DPTV INT,37脚是P135 INT。也就是说DPTV 、 P135都可以发出中断要求,CPU来响应此中断,具体功能由软件管理。 |
41~45 | 是CPU和P135的5线串行通讯。 |
46、47 | 没用。 |
48、49 | 是CPU的A/D口,在这里用来对键控作出相应的操作。 |
51 | VGA的场极性输入。 |
52 | 地。 |
53 | 电源。 |
54 | VGA的行极性输入。 |
55、56 | SCL SDA 所有串行处理都挂在此两条线上,有高频头、声音处理芯片:NJW1130、24C16、M52742等。 |
57~64 | 是数据线D0~D7。 |
65~80 | 是地址线,A0~A15, 为2的16次方等于64K,所以要外扩存储器。 |
网友评论