LTC2273非常适合于那些希望把敏感的模拟电路与噪声数字逻辑电路隔离开来的苛刻应用。其 AC 性能包括 77.7dB 噪声层和 100dB 无寄生动态范围 (SFDR)。80fs RMS 的超低内部抖动实现了高输入频率的欠采样和卓越的噪声性能。最大 DC 规格包括在整个温度范围内的 ±4.5LSB INL 和 ±1LSB DNL (无漏失码)。
LTC2273可以利用一个正弦波、PECL、LVDS、TTL 或 CMOS 输入对编码时钟输入、ENC+ 和 ENC– 进行差分或单端驱动。一个时钟占空比稳定器在全速和各种时钟占空比条件下实现了高性能。
一、LTC2273引脚功能
二、LTC2273内部方框图
三、LTC2273典型应用电路
四、LTC2273绝对参数最大值
五、LTC2273功能和特点
高速串行接口 (JESD204)
采样速率:80Msps/65Msps
77.7dBFS 噪声层
100dB SFDR
在 140MHz 频率条件下的 SFDR > 90dB (1.5VP-P 输入范围)
PGA 前端 (2.25VP-P 或 1.5VP-P 输入范围)
700MHz 满功率带宽 S/H (采样及保持)
任选的内部高频颤动
单 3.3V 电源
功耗:1100mW/990mW
时钟占空比稳定器
引脚兼容系列
105Msps:LTC2274
80Msps:LTC2273
65Msps:LTC2272
40 引脚 6mm x 6mm QFN 封装
网友评论